简介:以UGPostBuilder通用后置处理器为基础,针对MikronUCP800五轴双转台机床的运动原理,利用TCL编程语言完成对海德;~(Heidenhain)数控系统的后置处理开发。以叶轮为例进行编程,结合Vericut的数控仿真功能验证了数控程序的有效性,对其他类型的加工中心编制后置处理器具有一定的工程应用价值。
简介:对T型衰减器的插入损耗和衰减性能进行了理论分析,在此基础上设计了一个用于跳时超宽带(TH-UWB)通信的载波频率为4GHz的通断键控(OOK)调制器.该调制器的核心是一个T型RFCMOS衰减器,其电路拓扑结构包括3个主要部分:振荡频率为4GHz的振荡器、由射频CMOS晶体管构成的T型衰减器和带有L型结构的输出阻抗匹配网络.该调制器由一个脉位调制(PPM)信号控制,使已调信号的包络随控制信号的幅度而变化,以实现调制功能.除此之外,输出匹配网络将调制器的输出阻抗匹配到50Ω负载.调制器采用0.18μm射频CMOS工艺进行设计并仿真,其芯片经过测试,在1.8V电源和50Ω负载下有65mV的输出幅度,输出端回波损耗(S11)小于-10dB,功耗为12.3mW,芯片尺寸为0.7mm×0.8mm.
简介:为了提高扩展的二元相移键控(EBPSK)接收机的检测精度,设计了一种基于改进粒子群算法(IMPSO)和BP神经网络的EBPSK检测器.首先,阐述了EBPSK调制特征及冲击滤波器的特殊滤波机理.然后,提出了基于logistic混沌扰动和Cauchy变异的改进粒子群算法,并利用IMPSO—BP神经网络设计了EBPSK检测器模型.最后,对IMPSO-BP检测器进行了仿真,并分别与自适应门限判决、BP神经网络和PSO—BP检测器进行了对比.仿真结果表明:基于IMPSO—BP神经网络的EBPSK检测器检测效果要明显好于其他3种检测器.
简介:该文设计方案采用FPGA(Fieldprogrammablegatearray,即现场可编程门陈列)来实现数字通信中的时分复用和解复用功能,以三路固定时分复用器的设计为例,介绍了一个基于美国ALTERA公司的EPF10K10LC84FPGA芯片开发的数字基带通信方案。该方案设计通过时分复用实现多路数据的传输,并采用EDA技术及自顶而下的设计思路。将时分复用主要硬件功能通过编程方式制作在两片FPGA芯片上,以MAX+plusⅡ软件为平台,以VHDL语言为工具,并且通过PCM编码电路、译码电路、显示电路等模块进行验证。该方案具有结构简单、成本低、性能稳定、抗干扰能力强的特点。