简介:DDR3SDRAM是新一代的内存技术标准,也是目前内存市场上的主流。大量的嵌入式系统或手持设备也纷纷采用DDR3内存来提高性能与降低成本,随着越来越多的SoC系统芯片中集成DDR3接口模块,设计一款匹配DDR3的内存控制器IP软核具有良好的应用前景。本文在研究了DDR3的JEDEC标准的基础上,设计出DDR3控制器IP软核的整体架构,并使用VerilogHDL语言完成DDR3控制器IP软核。在分析了40nmDDR3PHY测试芯片的基本性能的基础上,设计DDR3控制器IP软核的接口模块。搭建利用AXI总线对DDR3控制器IP软核发出直接激励的仿真验证平台,针对设计的具体功能进行仿真验证,并在XilinxXC5VLX330T-FF1738-2开发板上实现对DDR3存储芯片基本读/写操作控制。在EDA仿真环境下,DDR3控制器IP软核的总线利用率达到66.6%。
简介:随着电子工业的飞速发展,担负着承载任务的印刷电路板(PCB)也日趋复杂,产品竞争日益激烈;而作为PcB制造企业的关键部门-置前工程部来讲,置前工程部高效准确的处理生产工具就显得尤为重要,其正确与否将直接影响产品的质量和交货期;如何在短时间内完成优质、准确的生产工具,是置前工程部面临的巨大挑战,智能自动化将势在必行,本文将重点阐述Genesis2000自动钻孔程序开发。