简介:频率合成器称为电子系统的"心脏",直接数字频率合成器(DDS)相对于传统的频率合成技术具有很明显的优点。然而,存在着输出频率有限、输出杂散严重的问题。用FPGA实现DDS受制于芯片本身运行速度和功耗的影响,因此,基于FPGA实现高速、低功耗的DDS具有重要的意义。主要设计了一种并行DDS结构。相位累加器采用四路并行,并在每一路采用两级流水线结构提高寻址速度。通过查找表与类似于坐标旋转数字计算(CORDIC)算法的角度旋转方法相结合实现相幅转换。最后,采用多相结构实现四路并行输出,得到约-120dB的无杂散动态范围(SFDR)的正交波形。四路并行结构相对于单路DDS,输出信号频谱带宽提高了四倍。
简介:船舶设计是一项涉及众多单位,部门及人员的庞大工程。在船舶项目进程中,设计师团队的有效协作和配合,是实现船舶并行设计的重要因素。首先通过剖析几种典型的传统船舶产品开发设计组织模式,归纳其优点与缺点。根据并行工程的理念提出了船舶设计集成开发团队的概念,并从团队的组织模式、构建原则和构建步骤几方面进行定义,重点包括团队规模、人员结构、工作计划与任务分配、团队运行与管理模式,冲突协调过程等。由此建立了满足并行工程要求的船舶设计集成产品开发团队(IPT)组织。实现了跨部门多学科团队成员之间的信息共享、共同决策、高度协同设计。使团队组织更灵活、更快速,极大的提高船舶设计工作效率和缩短船舶项目设计周期。
简介:针对HEVC中SATD率失真代价计算的特点,本文提出利用向量SIMD(单指令多数据流)技术,设计哈达玛变换的并行化方案.该方案采用多加法器和多乘法器协同工作模式,发挥处理器的并行性,通过合理的数据安排,很好地实现了多个宏中数据的并行计算,增大DSP的数据吞吐率,提高数据处理速度.实验结果表明其在单核BWDSP1041上的并行加速比达到87.9,证明了优化工作的有效性.